机读格式显示(MARC)
- 000 01709nam0 2200277 450
- 010 __ |a 978-7-115-61050-8 |d CNY89.80
- 099 __ |a CAL 012023096475
- 100 __ |a 20230828d2023 em y0chiy50 ea
- 200 1_ |a 数字IC设计及EDA应用 |A shu zi IC she ji ji EDA ying yong |f 杜慧敏, 邓军勇主编
- 210 __ |a 北京 |c 人民邮电出版社 |d 2023
- 215 __ |a 367页 |c 图 |d 26cm
- 300 __ |a 工业和信息化部“十四五”规划教材 普通高等学校电类规划教材 人邮教育
- 330 __ |a 本书面向集成电路设计与集成系统、微电子科学与工程高年级本科生和相关专业低年级研究生以及有一定Verilog HDL语言基础,未来愿意从事数字IC设计的科技人员,针对基于标准单元的大规模数字集成电路设计,介绍自顶向下的设计方法和设计流程,用Verilog HDL描述数字集成电路时常用的规范、设计模式与设计方法,以及数字IC设计流程中Linux/Solaris平台上主流的EDA工具,包括:仿真工具NC-verilog/VCS、逻辑综合工具Design Compiler、静态时序分析工具PrimeTime、形式化验证工具Formality、工具命令语言TCL以及ICC编译工具等。本书内容按照基于标准单元的数字IC开发流程进行章节安排,包括EDA工具综述、可综合Verilog HDL子集、动态验证、EDA工具运行环境、UVM、逻辑综合、静态时序分析、形式化验证以及物理设计等,通过实际的工程例子说明设计规范和方法的使用,以及相应的EDA工具软件的使用细节与注意事项,力求使初学者能够熟练掌握Verilog HDL语言描述数字电路并初步掌握EDA工具的基本功能和使用。
- 606 0_ |a 数字集成电路 |A shu zi ji cheng dian lu |x 电路设计 |x 计算机辅助设计 |x 高等学校 |j 教材
- 701 _0 |a 杜慧敏 |A du hui min |4 主编
- 701 _0 |a 邓军勇 |A deng jun yong |4 主编
- 801 _0 |a CN |b NMU |c 20230828
- 905 __ |a SXDTDX |d TN431.202/3052