机读格式显示(MARC)
- 000 02530nam0 2200361 450
- 010 __ |a 978-7-03-067903-1 |b 精装 |d CNY106.00
- 100 __ |a 20210804d2021 em y0chiy50 ea
- 200 1_ |a 逻辑势 |A luo ji shi |b 专著 |e 高速CMOS电路设计 |f (美)Ivan Sutherland,(美)Bob Sproull,(美)David Harris著 |g 何安平,高新岩译
- 210 __ |a 北京 |c 科学出版社 |d 2021
- 215 __ |a 18,235页 |c 图 |d 24cm
- 305 __ |a Elsevier(Singapore)Pte Ltd.授权出版
- 306 __ |a 根据中国科技出版传媒股份有限公司(科学出版社)与爱思唯尔(新加坡)私人有限公司的协议约定出版 限中国大陆发行
- 312 __ |a 版权页英文题名:Logical effort: designing fast CMOS circuits
- 314 __ |a IvanSutherland现任太阳微系统实验室(SunMicrosystemsLaboratories,简称Sun)副总裁兼研究员。他在卡内基梅隆大学、加州理工学院和麻省理工学院获得电气工程学位,之后在哈佛大学、犹他大学和加州理工学院任教。1963年,他的博士论文《机器人绘图员》(“Sketchpad”)为交互式计算机图形学奠定了基础。20世纪60年代末,他与BobSproull一起建立了第一个“虚拟现实”系统,并在过去20年来一直致力于集成电路设计。他们于1968年共同创立了EvansandSutherlandComputerCorporation,并于1980年共同创立了AdvancedTechnologyVentures,然后Ivan在担任了10年的独立顾问后,于1990年加入Sun担任副总裁兼研究员。Ivan是美国国家工程院院士和美国国家科学院院士,也是美国计算机协会(ACM)的成员。他是ACM图灵奖和IEEE冯诺依曼奖的获得者。
- 330 __ |a 本书对快速分析和优化大规模电路提供了一种有效的设计思路。通过逻辑势技术的引入,无论是新手设计者还是有经验的设计者,都能获得设计高速电路的一般规律。逻辑势是一个多学科的交叉领域技术,需要读者具有较高的数学基础和电路基础,对于大多数高速电路设计者来说,这显然是应该具备的能力。与传统的RC分析方法相比,逻辑势方法提供了一种优化电路时值得考虑的全新思考角度,事实上,即使与最有经验的工程师设计出来的电路相比,用逻辑势方法设计的电路也丝毫不落下风。逻辑势方法不但简单,而且能成功地衔接电路结构设计和仿真分析,这就是其合理性和价值。
- 333 __ |a 本书适用于高速CMOS电路设计人员
- 510 1_ |a Logical effort |e designing fast CMOS circuits |z eng
- 517 1_ |a 高速CMOS电路设计 |A gao su CMOS dian lu she ji
- 606 0_ |a CMOS电路 |A Cmos Dian Lu |x 电路设计
- 701 _1 |a Sproull |A Sproull |b Bob |4 著
- 701 _1 |a Harris |A Harris |b David |4 著
- 701 _0 |a 萨瑟兰 |A sa se lan |c (美) |c (Sutherland, Ivan) |4 著
- 702 _0 |a 何安平 |A he an ping |4 译
- 702 _0 |a 高新岩 |A gao xin yan |4 译
- 801 _0 |a CN |b SXDTDX |c 20231019
- 905 __ |a SXDTDX |d TN432.02/13